Лаборатория оверклокинга, созданная российскими оверклокерами с мировым именем.

AMD Ryzen 9 9950X3D и 9900X3D будут оснащены 3D V-Сache на обоих чипсетах.

Ранее на этой неделе мы получили слухи о том, что AMD спешит с процессором Ryzen 7 9800X3D 8-ядерным/16-потоковым «Zen 5» с 3D V-cache для дебюта в конце октября . 9800X3D приходит на смену популярному 7800X3D, и AMD, вероятно, надеется, что у нее будет конкурентоспособный игровой процессор к моменту запуска Intel Core Ultra 2-серии «Arrow Lake-S». В предыдущей статье сообщалось, что модели процессоров серии 9000X3D с большим количеством ядер, Ryzen 9 9950X3D и Ryzen 9 9900X3D, появятся где-то в первом квартале 2025 года, поскольку сообщалось, что чипы имеют определенные «новые функции» по сравнению со своими предшественниками, 7950X3D и 7900X3D. В то время мы даже исследовали возможность AMD предоставить обоим 8-ядерным CCD на процессоре 3D V-cache. Оказывается, именно к этому все и идет.

В новом отчете Benchlife.info утверждается, что более высокоядерные 9950X3D и 9900X3D будут реализовывать 3D V-cache на обоих чиплетах CCD, что даст этим процессорам впечатляющие 192 МБ кэша L3 (96 МБ на CCD) и 208 МБ или 204 МБ «общего кэша» (L2+L3). В отчете также говорится, что AMD планирует чип Ryzen 5 9600X3D, свою вторую попытку потеснить линейку Intel Core i5, после совсем недавнего выпуска Ryzen 5 7600X3D, который оказался на 1-3% ниже Core i5-14600K в игровых рабочих нагрузках. Пока неизвестно, выйдет ли 9600X3D в октябре вместе с 9800X3D или в первом квартале 2025 года вместе с серией Ryzen 9 9000X3D.

В документации указано, что максимальный размер 3DVCache по-прежнему составляет 64 МБ, что в сумме составляет 96 МБ L3 на ПЗС.

Введение 3D V-cache на обоих CCD 9950X3D и 9900X3D может быть интересным, поскольку оба чиплета будут способны выполнять игровые рабочие нагрузки с одинаковым уровнем производительности. На 7950X3D и 7900X3D логика QoS на уровне планировщика ОС гарантирует, что игровые рабочие нагрузки будут запланированы на CCD с 3D V-cache, в то время как многопоточные рабочие нагрузки производительности могут быть распределены по обоим CCD.

Похожие новости из раздела: